关键词jesd22
- 标准
图片 | 型号 | 厂商 | 标准 | 分类 | 描述 |
---|---|---|---|---|---|
PCA9548A | NXP Semiconductors | 集成电路 接口 - 模拟开关,多路复用器,多路分解器 | 8合1双向转换开关 I²C总线接口逻辑;与smbus标准兼容 低电平有效复位输入 三个地址引脚,最多可在I²C总线上支持八个设备 通过I²C总线进行通道选择,任意组合 取消选择所有开关通道的上电 低R上的开关 允许在1.8 V,2.5 V,3.3 V和5 V总线之间进行电压电平转换 上电无故障 支持热插入 低待机电流 工作电源电压范围为2.3 V至5.5 V 6 V耐压输入 0 Hz至400 khz时钟频率 esd保护超过每个Jesd22-a114 2000 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供三种封装:so24,tssop24和hvqfn24 | ||
PCA9548A | NXP Semiconductors | 集成电路 接口 - 模拟开关,多路复用器,多路分解器 | 8合1双向转换开关 I²C总线接口逻辑;与smbus标准兼容 低电平有效复位输入 三个地址引脚,最多可在I²C总线上支持八个设备 通过I²C总线进行通道选择,任意组合 取消选择所有开关通道的上电 低R上的开关 允许在1.8 V,2.5 V,3.3 V和5 V总线之间进行电压电平转换 上电无故障 支持热插入 低待机电流 工作电源电压范围为2.3 V至5.5 V 6 V耐压输入 0 Hz至400 khz时钟频率 esd保护超过每个Jesd22-a114 2000 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供三种封装:so24,tssop24和hvqfn24 | ||
PCA9547 | NXP Semiconductors | 集成电路 接口 - 模拟开关,多路复用器,多路分解器 | 8选1双向翻译多路复用器 I²C总线接口逻辑;与smbus标准兼容 低电平复位输入有效 3个地址引脚,最多可在I²C总线上使用8个设备 通过I²C总线进行频道选择,一次仅一个频道 上电且取消选中所有通道,但已连接的通道0除外 低R上多路复用 允许在1.8 V,2.5 V,3.3 V和5 V总线之间进行电压电平转换 上电无故障 支持热插入 低待机电流 工作电源电压范围为2.3 V至5.5 V 5 V耐压输入 0 Hz至400 khz时钟频率 esd保护超过每个Jesd22-a114 2000 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的封装:so24,tssop24,hvqfn24 | ||
CBTU4411EE | NXP Semiconductors | 半导体 逻辑 | 使能(EN)和选择信号(S0,S1)兼容sstl_18 优化用于双倍数据速率2(ddr2)sdram应用 适用于400 mbit / s至800 mbit / s,200 mhz至400 mhz ddr2数据总线 开关导通电阻旨在消除对ddr2 sdram的串联电阻的需要 12Ω导通电阻 受控的启用/禁用时间支持快速总线周转 伪差分选择输入支持精确且低偏斜的开关时间控制 Sn输入上的可选内置终端电阻 xdpn端口上的内部400下拉电阻 vbias输入可在禁用时实现最佳的dimm端口下拉 可配置为在空闲时在通道10上拉至3/4 V DD时支持差分选通 低差分偏斜 匹配的上升/下降摆率 低串扰数据-数据/数据-dqm 通过2位编码输入简化了1:4开关位置控制 单输入引脚将所有总线开关置于off(高阻)位置 每个Jesd78的闩锁保护超过500 mA esd保护超过Jesd22-a114的1500 V hbm和Jesd22-c101的750 V cdm | ||
NCX2202 | NXP Semiconductors | 半导体 逻辑 | 1.3 V至5.5 V的宽电源电压范围(功能工作范围) 轨到轨输入/输出性能 6 µA(典型值)的极低电源电流 低功耗 输入信号过驱动时无相位反转 内部磁滞 传播延迟为0.8 µs(典型值) 静电防护: hbm jesd22-a114f 1C类超过1500 V cdm jesd22-c101e超过1000 V 多种包装选择 额定温度范围为-40ºC至+85ºC | ||
NCX2220 | NXP Semiconductors | 半导体 逻辑 | 1.3 V至5.5 V的宽电源电压范围(功能工作范围) 轨到轨输入/输出性能 每个比较器的电源电流非常低,仅为5μA(典型值) 低功耗 输入信号过驱动时无相位反转 内部磁滞 传播延迟为0.8μs(典型值) 静电防护: hbm jesd22-a114f 3A类 超过2000 V cdm jesd22-c101e超过1000 V 多种包装选择 规定温度为-40℃至+85℃ | ||
PCA9663B | NXP Semiconductors | 半导体 接口 | 并行总线到I²C总线的协议转换器和接口 1 mbit / s和高达30 mA的scl / sda I OL快速模式增强(Fm +)功能 内部振荡器调整为1%的精度,减少了外部元件 Fm +通道的单独4352字节缓冲区,总共13056字节的缓冲区空间 复位的三个级别:单个软件复位,全局软件复位,全局硬件reset引脚 以一个串行序列在每个通道上最多与64个从站通信 使用间隔计时器进行序列循环 支持scl时钟延长 jtag端口可用于电路板制造过程中的边界扫描测试 触发输入使串行通信与外部事件完全同步 可屏蔽的中断 快速模式plusi²C总线,并与smbus兼容 工作电源电压:3.0 V至3.6 V(设备和主机接口) I²C总线I / O电源电压:3.0 V至5.5 V 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 esd保护超过每个Jesd22-a114的8000 V hbm和每个Jesd22-c101的1000 V cdm 提供的封装:lqfp48 | ||
PCA9665_PCA9665A | NXP Semiconductors | 半导体 接口 | 并行总线到I²C总线的协议转换器和接口 主从功能 多主机功能 内部振荡器调整为15%的精度,减少了外部元件 1 mbit / s和高达25 mA的scl / sda I OL(快速模式plus(Fm +))功能 I²C总线通用呼叫功能 并行总线上的软件重置 68字节数据缓冲区 工作电源电压:2.3 V至3.6 V 5 V耐压I / O 具有标准模式和快速模式I²C总线,并与smbus兼容 pca9665A“无故障”重启适用于缓冲区驱动程序 esd保护超过每个Jesd22-a114 2000 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的套餐: pca9665:so20,tssop20,hvqfn20 pca9665A:tssop20 | ||
PCA9665_PCA9665A | NXP Semiconductors | 半导体 接口 | 特征 并行总线到I²C总线的协议转换器和接口 主从功能 多主机功能 内部振荡器调整为15%的精度,减少了外部元件 1 mbit / s和高达25 mA的scl / sda I OL(快速模式plus(Fm +))功能 I²C总线通用呼叫功能 并行总线上的软件重置 68字节数据缓冲区 工作电源电压:2.3 V至3.6 V 5 V耐压I / O 具有标准模式和快速模式I²C总线,并与smbus兼容 pca9665A“无故障”重启适用于缓冲区驱动程序 esd保护超过每个Jesd22-a114 2000 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的套餐: pca9665:so20,tssop20,hvqfn20 pca9665A:tssop20 | ||
PCA9663B | NXP Semiconductors | 半导体 接口 | 并行总线到I²C总线的协议转换器和接口 1 mbit / s和高达30 mA的scl / sda I OL快速模式增强(Fm +)功能 内部振荡器调整为1%的精度,减少了外部元件 Fm +通道的单独4352字节缓冲区,总共13056字节的缓冲区空间 复位的三个级别:单个软件复位,全局软件复位,全局硬件reset引脚 以一个串行序列在每个通道上最多与64个从站通信 使用间隔计时器进行序列循环 支持scl时钟延长 jtag端口可用于电路板制造过程中的边界扫描测试 触发输入使串行通讯与外部事件完全同步 可屏蔽的中断 快速模式plusi²C总线,并与smbus兼容 工作电源电压:3.0 V至3.6 V(设备和主机接口) I²C总线I / O电源电压:3.0 V至5.5 V 闩锁测试是根据jedec标准Jesd78(超过100 mA)进行的 esd保护超过每个Jesd22-a114的8000 V hbm和每个Jesd22-c101的1000 V cdm 提供的封装:lqfp48 | ||
PCA9509 | NXP Semiconductors | 半导体 接口 | 双向缓冲器隔离电容,并在设备的端口B上允许400 pF的电容 从端口A(1.35 V至V CC(B) ‑ 1.0 V)到端口B(3.0 V至5.5 V)的电压电平转换 在较低电压端口A上不需要外部上拉电阻 高电平有效中继器使能输入 开漏输入/输出 无锁操作 支持中继器的仲裁和时钟延长 容纳标准模式和快速模式I²C总线设备以及多个主机 断电的高阻抗I²C总线引脚 端口A的工作电源电压范围为1.35 V至V CC(B) -1.0 V,端口B的工作电源电压范围为3.0 V至5.5 V 5 V耐压端口B scl,sda和使能引脚 0 Hz至400 khz时钟频率 备注:由于中继器增加了延迟,因此最大系统工作频率可能小于400 khz。 esd保护超过每个Jesd22-a114 2000 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的封装:tssop8,so8,xqfn8 | ||
PCA9519 | NXP Semiconductors | 半导体 接口 | 4通道(4个scl / sda对)双向缓冲器隔离电容,并在设备的端口B上允许400 pF的电容 从端口A(1 V至V CC(B) -1.5 V)到端口B(3.0 V至5.5 V)的电压电平转换 在较低电压端口A上不需要外部上拉电阻 高电平有效中继器使能输入 开漏输入/输出 无锁操作 支持中继器的仲裁和时钟延长 容纳标准模式和快速模式I²C总线设备以及多个主机 断电的高阻抗I²C总线引脚 工作电源电压范围为1.0 V至V CC(B) -端口A为1.5 V,端口B为3.0 V至5.5 V 5 V耐压B侧scl和sda和使能引脚 B侧输入上的50 ns毛刺滤波器 0 Hz至400 khz时钟频率 注意:由于中继器增加了延迟,因此最大系统工作频率可能小于400 khz。 esd保护超过每个Jesd22-a114 2000 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的封装:tssop20,hvqfn24 | ||
PCA9600 | NXP Semiconductors | 半导体 接口 | I²C总线信号的双向数据传输 隔离电容,允许SX / SY侧为400 pF,TX / TY侧为4000 pF TX / TY输出具有60 mA灌电流能力,用于驱动低阻抗或高电容总线 在长达20米的电线上以1 mhz的频率工作(请参见an10658) 电源电压范围为2.5 V至15 V,SX / SY侧具有I²C总线逻辑电平,与电源电压无关 将I²C总线信号分成成对的正向/反向TX / RX,TY / RY信号对,以便与光电隔离器和需要单向输入和输出信号路径的类似设备进行接口连接 低电源电流 esd保护超过每个Jesd22-a114 3500 V hbm和每个Jesd22-c101 1400 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的封装:so8和tssop8(msop8) | ||
PCA9646 | NXP Semiconductors | 半导体 接口 | 特征 与pca9546a等兼容的插入式引脚 每个I / O均与其他所有阻抗隔离,从而允许所有分支上的最大电容 所有端口均具有30 mA静态吸收能力 适用于I²C总线(标准模式,快速模式和fast-mode plus(Fm +)),smbus(标准和高功率模式)和pmbus 快速的切换时间允许运行超过1 mhz 允许驱动大负载(例如5×4 nF) I / O上的磁滞增加了抗噪能力 2.7 V至5.5 V的工作电压 简单的特性适合在大多数常见的2线总线应用中快速实施 esd保护超过每个Jesd22-a114 2000 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 | ||
PCA9561 | NXP Semiconductors | 半导体 接口 | 通过I²C总线选择非易失性register_n作为mux_out引脚的源 I²C总线在选择输出源时可以覆盖mux_select引脚 6位5对1多路复用器dip开关 四个内部非易失性寄存器 内部非易失性寄存器可通过I²C总线进行编程和读取 六个开漏多路复用输出 400 khz最大时钟频率 工作电源电压3.0 V至3.6 V 5 V和2.5 V耐压输入/输出 对于笔记本电脑的speed step配置很有用 两个地址引脚,允许在I²C总线上最多容纳四个设备 可通过I²C总线读取mux_in值 esd保护超过每个Jesd22-a114 200 V hbm和每个Jesd22-c101 1000 V cdm 闩锁测试已按照超过100 mA的JesdEC标准Jesd78进行 | ||
P82B715 | NXP Semiconductors | 半导体 接口 | 双路,双向,单位电压增益缓冲器,无需外部方向控制 与i2c总线及其衍生产品smbus,pmbus,ddc等兼容 逻辑信号电平可能包括(但不超过)电源和接地 逻辑信号输入电压电平输出不变,与V CC无关 x10阻抗变换,但不改变逻辑电压电平 电源电压范围3 V至12 V 在其他系统延迟允许的情况下,时钟速度至少为100 khz和400 khz esd保护超过每mil 2500 V hbm。符合Jesd22-a115的std 883c-3015.7和400 V MM(I / O具有连接至vcc和gnd的二极管) 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 |