关键词jed
标准
为您共找出"227"个相关器件
图片 型号 厂商 标准 分类 描述
Image: 1110748-P 1110748-P Aries Electronics surface mount-to-dip jedec sot-25, sot-23a-6 adapter
Image: OM5325SA OM5325SA International Rectifier hermetic jedec TO-254aa high efficiency, soft recovery center-tap rectifier
Image: OM5325RA OM5325RA International Rectifier hermetic jedec TO-254aa high efficiency, soft recovery center-tap rectifier
Image: OM5324DA OM5324DA International Rectifier hermetic jedec TO-254aa high efficiency, soft recovery center-tap rectifier
Image: OM5324RA OM5324RA International Rectifier hermetic jedec TO-254aa high efficiency, soft recovery center-tap rectifier
Image: OM5324SA OM5324SA International Rectifier hermetic jedec TO-254aa high efficiency, soft recovery center-tap rectifier
Image: OM5325DA OM5325DA International Rectifier hermetic jedec TO-254aa high efficiency, soft recovery center-tap rectifier
Image: 2N4256 2N4256 Central Semiconductor npn silicon transistor jedec TO-92 case(ecb)
Image: CAB4A CAB4A Texas Instruments 半导体 时钟和定时器 ddr4RCD01 jedec compliant ddr4 register for rdimm and Lrdimm operation up to ddr4-2400 253-nfbga -40 to 95
Image: SN74SSQEB32882 SN74SSQEB32882 Texas Instruments 半导体 时钟和定时器 jedec sste32882 compliant 28-bit to 56-bit registered buffer with address-parity test 176-nfbga 0 to 85
Image: SN74SSQEC32882 SN74SSQEC32882 Texas Instruments 半导体 jedec sste32882 compliant low power 28-bit to 56-bit registered buffer with address-parity test 176-nfbga 0 to 85
Image: SN74SSQEA32882 SN74SSQEA32882 Texas Instruments 半导体 时钟和定时器 jedec sste32882 compliant 28-bit to 56-bit registered buffer with address-parity test 176-nfbga 0 to 85
Image: 1N595 1N595 ETC jedec DO-7 package
Image: CAT34TS00 CAT34TS00 ON Semiconductor 传感器,变送器 温度传感器 cat34ts00 is a low-voltage digital temperature sensor, which implements the jedec jc42.4 specification
Image: IAUA180N04S5N012 IAUA180N04S5N012 Infineon Technologies 半导体 功率驱动器 采用stoll封装的新型optimos™-5 40 V mosfet7x8 mm2高功率无铅封装),用于未来的汽车应用(jedec名称为MO-319aiec名称为hsof-5)。
Image: IAUA120N04S5N014 IAUA120N04S5N014 Infineon Technologies 半导体 功率驱动器 采用stoll封装的新型optimos™-5 40 V mosfet7x8 mm2高功率无铅封装),用于未来的汽车应用(jedec名称为MO-319aiec名称为hsof-5)。
Image: IAUA120N04S5N01 IAUA120N04S5N01 Infineon Technologies 电源 功率调节 采用stoll封装的新型optimos™-5 40 V mosfet7x8 mm2高功率无铅封装),用于未来的汽车应用(jedec名称为MO-319aiec名称为hsof-5)。
Image:            PI4MSD5V9646 PI4MSD5V9646 Diodes Incorporated 集成电路 接口 - 信号缓冲器,中继器,分配器 pi4msd5v9646专为基于i2c总线,smbuspmbus和其他基于类似原理的系统中的2线总线缓冲和交换而设计。 四个输出中的每个输出均可通过可编程控制寄存器的内容确定的任意组合独立启用。每个I / O均与其他所有阻抗隔离开,从而允许总共5条2线总线分支具有最大指定负载(例如,Fm + i2c总线在1 mhz时为5x400 pF,在较低频率为5x4 nF)。可以串联使用多个pi4msd5v9646,以提供强大的扇出功能。 pi4msd5v9646包括一个用于时钟信号的单向缓冲器和一个用于数据信号的双向缓冲器。时钟信号的方向也可以由可编程控制寄存器的内容设置。时钟延长和时序必须始终在主设备的控制之下。 pi4msd5v9646在2线总线地址扩展和增加最大负载电容方面具有出色的应用。大型led显示器就是一个很好的例子。 特征 四分之一双向转换开关可 与i2c总线(标准模式,快速模式和快速模式plus),smbuspmbus配合使用。 工作电源电压范围为2.7 V至5.5 V, 允许在3.3级之间进行电压电平转换V和5 V总线 低电平有效复位输入 3个地址引脚,允许在i2c总线上最多容纳8个设备 每个I / O均与其他阻抗隔离, 所有端口上均具有30 mA静态吸收能力 允许驱动大负载 I / O上有滞后增强抗干扰能力 5 V耐压输入 0 Hz至1mhz时钟频率 esd保护超过Jesd22-a1148000 V hbm,并且每个Jesd22-c1011000 V cdm 符合jedec标准Jesd78的闭锁测试,超过100 mA 提供的封装:tssop-16,tqfn4 * 4-16
Image:             PI4MSD5V9548A PI4MSD5V9548A Diodes Incorporated 集成电路 接口 - 信号缓冲器,中继器,分配器 pi4msd5v9548a是通过i2c总线控制的八路双向转换开关。scl / sda上游对成扇形散布到八个下游对或通道。可以选择任何单个scx / sdx通道或通道组合,具体取决于可编程控制寄存器的内容。有效的low复位输入使pi4msd5v9548a从下游总线之一处于low状态的情况下恢复。将reset引脚拉至低电平会复位i2c总线状态机,并使所有通道都被取消选择,内部上电复位功能也是如此。开关的通过门的构造使得vcc引脚可用于限制pi4msd5v9548a将通过的最大高电压。这样可以在每对电缆上使用不同的总线电压,即1.2V,1.8V或2.5V或3。3 V部件可以与5 V部件通信,而无需任何其他保护。外部上拉电阻将总线上拉至每个通道所需的电压电平。所有I / O引脚均耐5 V电压。 特征 八选一双向转换开关 i2c总线接口逻辑 工作电源电压从1.65v至5.5V 允许在1.2V,1.8V,2.5 V,3.3 V和5 V总线之间进行电压电平转换 低待机电流 低罗恩开关 低电平有效复位输入 通过i2c总线进行通道选择 取消选择所有开关通道的上电 通道禁用时的电容隔离 上电无故障 支持热插入 5 V耐压输入 0 Hz至400 khz时钟频率 esd保护超过每个Jesd22-a1148000 V hbm和每个Jesd22-c1011000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的封装:tssop-24ltqfn-24zd
Image:           PI4MSD5V9547 PI4MSD5V9547 Diodes Incorporated 集成电路 接口 - 信号缓冲器,中继器,分配器 pi4msd5v9547是由I²C总线控制的八路双向转换多路复用器。scl / sda上游对成扇形散布到八个下游对或通道。 根据可编程控制寄存器的内容,一次只能选择一个scx / sdx通道。设备在连接了通道0的情况下启动,从而允许该通道上的主设备和下游设备之间立即进行通信。 激活的low复位输入使pi4msd5v9547可以从下游I²C总线之一处于low状态的情况恢复。将reset引脚拉至低电平可复位I²C总线状态机,并取消选择所有通道,内部上电复位(por)功能也是如此。 开关的通过门的构造使得vcc引脚可用于限制pi4msd5v9547通过的最大高压。这允许在每对上使用不同的总线电压,从而1.2V,1.8V或2.5V或3.3V的部件可以与5V部件通信,而无需任何额外的保护。外部上拉电阻将总线上拉至每个通道所需的电压电平。所有I / O引脚均耐5 V电压。 特征 8选1双向翻译多路复用器 I²C总线接口逻辑 工作电源电压从1.65v至5.5V 允许在1.2V,1.8V,2.5V,3.3V和5V总线之间进行电压电平转换 低待机电流 低罗恩开关 低电平有效复位输入 通过i2c总线进行通道选择 上电一个通道 通道禁用时的电容隔离 上电无故障 支持热插入 5 V耐压输入 0 Hz至400 khz时钟频率 esd保护超过每个Jesd22-a1148000 V hbm和每个Jesd22-c1011000 V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的封装:tssop-24ltqfn-24zd