关键词pi4ioe5v9554
- 标准
为您共找出"2"个相关器件
图片 | 型号 | 厂商 | 标准 | 分类 | 描述 |
---|---|---|---|---|---|
PI4IOE5V9554 | Diodes Incorporated | 半导体 接口 | pi4ioe5v9554是16引脚cmos器件,可为I 2 C总线/ smbus应用提供8位通用并行输入/输出(gpio)扩展,并已开发用于增强I 2 C总线I / O扩展器的diodes系列。这些改进包括更高的驱动能力,5 VI / O容差,更低的电源电流,单独的I / O配置,400 khz时钟频率以及更小的封装。当acpi电源开关,传感器,按钮,led,风扇等需要额外的I / O时,I / O扩展器提供了一种简单的解决方案。 pi4ioe5v9554由一个8位配置寄存器(输入或输出选择)组成。8位输入端口寄存器,8位输出端口寄存器和8位极性反转寄存器(高电平有效或低电平有效)。通过写入I / O配置位,系统主机可以将I / O启用为输入或输出。每个输入或输出的数据都保存在相应的输入端口或输出端口寄存器中。读寄存器的极性可以用极性反转寄存器反转。系统主机可以读取所有寄存器。尽管引脚对引脚和I 2 C总线地址与pcf8574系列兼容,但由于功能增强,需要对软件进行更改,并在应用笔记an469中进行了讨论。 当任何输入状态与其对应的输入端口寄存器状态不同时,pi4ioe5v9554的漏极开路中断输出将被激活,并用于向系统主设备指示输入状态已更改。上电复位会将寄存器设置为其默认值,并初始化设备状态机。 三个硬件引脚(A0,A1,A2)改变固定的I 2 C总线地址,最多允许八个设备共享相同的I 2 C总线/ smbus。pi4ioe5v9554与pi4ioe5v9554相同,区别在于固定的I 2 C总线地址不同,从而允许在同一I 2 C总线/ smbus上最多容纳十六个设备(每个设备八个)。 特征 工作电源电压范围为2.3V至5.5V 5V耐压I / O 极性反转寄存器 低电平有效中断输出 低待机电流 scl / sda输入上的噪声滤波器 上电无故障 内部上电复位 8个I / O引脚,默认为8个输入 0 Hz至400 khz时钟频率 esd保护超过Jesd22-a114的2000v hbm和超过Jesd22-c101的1000V cdm 闩锁测试已按照超过100 mA的jedec标准Jesd78进行 提供的封装:tssop(l16),hvqfn16(3 x 3 x 0.85 mm) | ||
PI4IOE5V9554A | Diodes Incorporated | 半导体 接口 | pi4ioe5v9554是16引脚cmos器件,可为I 2 C总线/ smbus应用提供8位通用并行输入/输出(gpio)扩展,并已开发用于增强I 2 C总线I / O扩展器的diodes系列。这些改进包括更高的驱动能力,5 VI / O容差,更低的电源电流,单独的I / O配置,400 khz时钟频率以及更小的封装。当acpi电源开关,传感器,按钮,led,风扇等需要额外的I / O时,I / O扩展器提供了一种简单的解决方案。 pi4ioe5v9554由一个8位配置寄存器(输入或输出选择)组成。8位输入端口寄存器,8位输出端口寄存器和8位极性反转寄存器(高电平有效或低电平有效)。通过写入I / O配置位,系统主机可以将I / O启用为输入或输出。每个输入或输出的数据都保存在相应的输入端口或输出端口寄存器中。读寄存器的极性可以用极性反转寄存器反转。系统主机可以读取所有寄存器。尽管引脚对引脚和I 2 C总线地址与pcf8574系列兼容,但由于功能增强,需要对软件进行更改,并在应用笔记an469中进行了讨论。 当任何输入状态与其对应的输入端口寄存器状态不同时,pi4ioe5v9554的漏极开路中断输出将被激活,并用于向系统主设备指示输入状态已更改。上电复位会将寄存器设置为其默认值,并初始化设备状态机。 三个硬件引脚(A0,A1,A2)改变固定的I 2 C总线地址,最多允许八个设备共享相同的I 2 C总线/ smbus。pi4ioe5v9554与pi4ioe5v9554相同,区别在于固定的I 2 C总线地址不同,从而允许在同一I 2 C总线/ smbus上最多容纳十六个设备(每个设备八个)。 特征 工作电源电压范围为2.3V至5.5V 5V耐压I / O 极性反转寄存器 低电平有效中断输出 低待机电流 scl / sda输入上的噪声滤波器 上电无故障 内部上电复位 8个I / O引脚,默认为8个输入 0 Hz至400 khz时钟频率 esd保护超过Jesd22-a114的2000v hbm和超过Jesd22-c101的1000v cdm |