关键词sfdr
- 标准
为您共找出"19"个相关器件
图片 | 型号 | 厂商 | 标准 | 分类 | 描述 |
---|---|---|---|---|---|
ADS62C15 | Texas Instruments | 半导体 数据转换器 | 最大采样率:125 msps 11位分辨率,无缺失代码 82 dbc sfdr,fin=117 mhz fin=117 mhz时67 dbfs信噪比 在fin=117 mhz,20mhz带宽时,77.5 dbfs信噪比 使用技术 92 dB串扰 并行cmos和ddr lvds输出选项 3.5 dB粗增益和可编程精细增益 高达6分贝的snr/sfdr权衡 数字处理块: 偏移校正 精细增益校正,步长为0.05 dB 按2/4/8抽取 内置和定制可编程24抽头低/高/ 带通滤波器 支持正弦、lvpecl、lvds和LVcmos时钟和 振幅降至400 mvpp 时钟占空比稳定器 内部引用;也支持外部引用 | ||
ADS62P15 | Texas Instruments | 半导体 数据转换器 | 最大采样率:125 msps 11位分辨率,无缺失代码 82 dbc sfdr,fin=117 mhz fin=117 mhz时67 dbfs信噪比 在fin=117 mhz,20mhz带宽时,77.5 dbfs信噪比 使用技术 92 dB串扰 并行cmos和ddr lvds输出选项 3.5 dB粗增益和可编程精细增益 高达6分贝的snr/sfdr权衡 数字处理块: 偏移校正 精细增益校正,步长为0.05 dB 按2/4/8抽取 内置和定制可编程24抽头低/高/ 带通滤波器 支持正弦、lvpecl、lvds和LVcmos时钟和 振幅降至400 mvpp 时钟占空比稳定器 内部引用;也支持外部引用 | ||
ADC11C125 | Texas Instruments | 半导体 数据转换器 | 最大采样率:125 msps 11位分辨率,无缺失代码 82 dbc sfdr,fin=117 mhz fin=117 mhz时67 dbfs信噪比 在fin=117 mhz,20mhz带宽时,77.5 dbfs信噪比 使用技术 92 dB串扰 并行cmos和ddr lvds输出选项 3.5 dB粗增益和可编程精细增益 高达6分贝的snr/sfdr权衡 数字处理块: 偏移校正 精细增益校正,步长为0.05 dB 按2/4/8抽取 内置和定制可编程24抽头低/高/ 带通滤波器 支持正弦、lvpecl、lvds和LVcmos时钟和 振幅降至400 mvpp 时钟占空比稳定器 内部引用;也支持外部引用 | ||
ADC11DS105 | Texas Instruments | 半导体 数据转换器 | 最大采样率:125 msps 11位分辨率,无缺失代码 82 dbc sfdr,fin=117 mhz fin=117 mhz时67 dbfs信噪比 在fin=117 mhz,20mhz带宽时,77.5 dbfs信噪比 使用技术 92 dB串扰 并行cmos和ddr lvds输出选项 3.5 dB粗增益和可编程精细增益 高达6分贝的snr/sfdr权衡 数字处理块: 偏移校正 精细增益校正,步长为0.05 dB 按2/4/8抽取 内置和定制可编程24抽头低/高/ 带通滤波器 支持正弦、lvpecl、lvds和LVcmos时钟和 振幅降至400 mvpp 时钟占空比稳定器 内部引用;也支持外部引用 | ||
ADS5411 | Texas Instruments | 半导体 数据转换器 | 11位分辨率 105 msps最大采样率 snr=66.4 dbc,105 msps和50 mhz,如果 在105 msps和50 mhz条件下,sfdr=90 dbc 信噪比=65.7 dbc,105 msps和170 mhz中频 在105 msps和170 mhz条件下,sfdr=81 dbc 2.2 vpp差分输入范围 5 V电源操作 3.3V cmos兼容输出 | ||
ADS5517 | Texas Instruments | 半导体 数据转换器 | 11位分辨率 105 msps最大采样率 snr=66.4 dbc,105 msps和50 mhz,如果 在105 msps和50 mhz条件下,sfdr=90 dbc 信噪比=65.7 dbc,105 msps和170 mhz中频 在105 msps和170 mhz条件下,sfdr=81 dbc 2.2 vpp差分输入范围 5 V电源操作 3.3V cmos兼容输出 | ||
ADS62C17 | Texas Instruments | 半导体 数据转换器 | 11位分辨率 105 msps最大采样率 snr=66.4 dbc,105 msps和50 mhz,如果 在105 msps和50 mhz条件下,sfdr=90 dbc 信噪比=65.7 dbc,105 msps和170 mhz中频 在105 msps和170 mhz条件下,sfdr=81 dbc 2.2 vpp差分输入范围 5 V电源操作 3.3V cmos兼容输出 | ||
ADS58C28 | Texas Instruments | 半导体 数据转换器 | 11位分辨率 105 msps最大采样率 snr=66.4 dbc,105 msps和50 mhz,如果 在105 msps和50 mhz条件下,sfdr=90 dbc 信噪比=65.7 dbc,105 msps和170 mhz中频 在105 msps和170 mhz条件下,sfdr=81 dbc 2.2 vpp差分输入范围 5 V电源操作 3.3V cmos兼容输出 | ||
AD6688 | Analog Devices Inc | 集成电路 数据采集 - 模数转换器 | jesd204b(子类 1)编码串行数字输出 支持每线高达 16 gbps 的线速 3 gsps 时每通道的总功率为 1.7 W(默认设置) −2 dbfs 幅度、2.6 ghz 输入时的性能 sfdr = 70 dbfs nsd = −148.0 dbfs/Hz −9 dbfs 幅度、2.6 ghz 输入时的性能 sfdr = 75 dbfs nsd = −151.4 dbfs/Hz 集成式输入缓冲器 噪声密度 = −152.0 dbfs/Hz 0.975 V、1.9 V 和 2.5 V 直流电源供电 9 ghz 模拟输入全功率带宽 (−3 dB) 用于高效 agc 实施的幅度检测位 每个通道具有 2 个集成式宽带数字处理器 48 位 nco 4 个级联半带滤波器 相位相干 nco 切换 提供多达 4 个通道 串口控制 具有除以 2 和除以 4 选项的整数时钟 灵活的 jesd204b 线配置 片內抖动 | ||
THS1050CPHP | Texas Instruments | 半导体 数据转换器 | 10-bit 50 msps IF sampling communications adc W/single Ch., low noise, high sfdr, No missing codes 48-htqfp 0 to 70 | ||
THS1050IPHP | Texas Instruments | 半导体 | 10-bit 50 msps IF sampling communications adc W/single Ch., low noise, high sfdr, No missing codes 48-htqfp -40 to 85 | ||
ADS62P19 | Texas Instruments | 半导体 数据转换器 | 最大采样率:250msps 11 位分辨率 总体功耗:250msps 时为 1.25w 输出选项: ddr lvds 和并行 cmos 可编程增益: 针对信噪比 (snr) / 无杂散动态范围 (sfdr) 平衡,高达 6db DC 偏移校正 串扰:90db 支持低至 400mvpp输入时钟振幅,差分值 支持内部和外部基准 封装:9mm x 9mm 四方扁平无引线 (qfn)-64 封装 | ||
AD6684 | Analog Devices Inc | 集成电路 数据采集 - 模数转换器 | jesd204b(子类1)编码串行数字输出 通道速率最高达15 gbps 总功耗:1.68 W (500 msps) 每个模数转换器(adc)通道:420 mW sfdr:82 dbfs(305 mhz,1.8 V p-p输入范围) snr:66.8 dbfs(305 mhz,1.8 V p-p输入范围) 噪声密度:−151.5 dbfs/Hz(1.8 V p-p输入范围) 模拟输入缓冲 片内扰动,可改善小信号线性度 灵活的差分输入范围 1.44 V p-p至2.16 V p-p(标称值1.80 V p-p) 82 dB通道隔离/串扰直流电源:0.975 V、1.8 V和2.5 V 主接收机的噪声整形再量化器(nsr)选项 可变动态范围(vdr)选项支持数字预失真(dpd) 集成4个宽带数字下变频器(ddc) 48位数控振荡器(nco),最多级联4个半带滤波器 模拟输入全功率带宽:1.4 ghz 幅度检测位支持实现高效自动增益控制(agc) 差分时钟输入整数时钟分频值:1、2、4或8 片内温度二极管灵活的jesd204b通道配置 灵活的jesd204b通道配置 | ||
AD6679 | Analog Devices Inc | 集成电路 数据采集 - 模数转换器 | 并行lvds(ddr)输出 带内sfdr = 82 dbfs(340 mhz时,500 msps) 带内snr = 67.8 dbfs(340 mhz时,500 msps) 500 msps时每通道总功耗:1.1 W(默认设置) 噪声密度 = −153 dbfs/Hz (500 msps) 直流电源:1.25 V、2.50 V和3.3 V 灵活的输入范围 1.46 V p-p至2.06 V p-p(标称值2.06 V p-p) 95 dB通道隔离/串扰 幅度检测位支持实现高效自动增益控制(agc) 噪声整形再量化器(nsr)选项支持主接收机功能 欲了解更多特性,请参考数据手册 | ||
AD6674 | Analog Devices Inc | 集成电路 数据采集 - 模数转换器 | 优势和特点 产品详情 jesd204b(子类1)编码串行数字输出 带内sfdr = 83 dbfs (340 mhz时,750 msps) 带内snr = 66.7 dbfs (340 mhz时,750 msps) 750 msps 时每通道总功耗:1.4 W(默认设置) 噪声密度 = -153 dbfs/Hz (750 msps) 1.25 V、2.5 V和3.3 V 直流电源供电 灵活的输入范围 ad6674-750和ad6674-1000 1.46 V p-p至1.94 V p-p(标称值1.70 V p-p) ad6674-500 1.46 V p-p至2.06 V p-p(标称值2.06 V p-p) 95 dB通道隔离/串扰 幅度检测位支持实现高效自动增益控制(agc) 噪声整形再量化器(nsr)选项支持主接收机功能 可变动态范围(vdr)选项支持数字预失真(dpd)功能 每通道集成 2 个宽带数字处理器 12 位数控振荡器(nco),最多级联 4 个半带滤波器 差分时钟输入 整数时钟分频值:1、2、4或8 节能的关断模式 灵活的 jesd204b 通道配置 小信号扰动 | ||
AD6677 | Analog Devices Inc | 集成电路 数据采集 - 模数转换器 | jesd204b(子类1)编码串行数字输出 带内sfdr = 83 dbfs (340 mhz时,750 msps) 带内snr = 66.7 dbfs (340 mhz时,750 msps) 750 msps 时每通道总功耗:1.4 W(默认设置) 噪声密度 = -153 dbfs/Hz (750 msps) 1.25 V、2.5 V和3.3 V 直流电源供电 灵活的输入范围 ad6674-750和ad6674-1000 1.46 V p-p至1.94 V p-p(标称值1.70 V p-p) ad6674-500 1.46 V p-p至2.06 V p-p(标称值2.06 V p-p) 95 dB通道隔离/串扰 幅度检测位支持实现高效自动增益控制(agc) 噪声整形再量化器(nsr)选项支持主接收机功能 可变动态范围(vdr)选项支持数字预失真(dpd)功能 每通道集成 2 个宽带数字处理器 12 位数控振荡器(nco),最多级联 4 个半带滤波器 差分时钟输入 整数时钟分频值:1、2、4或8 节能的关断模式 灵活的 jesd204b 通道配置 小信号扰动 | ||
AD6674-1000EBZ | Analog Devices Inc | 集成电路 数据采集 - 模数转换器 | jesd204b(子类1)编码串行数字输出 带内sfdr = 83 dbfs (340 mhz时,750 msps) 带内snr = 66.7 dbfs (340 mhz时,750 msps) 750 msps 时每通道总功耗:1.4 W(默认设置) 噪声密度 = -153 dbfs/Hz (750 msps) 1.25 V、2.5 V和3.3 V 直流电源供电 灵活的输入范围 ad6674-750和ad6674-1000 1.46 V p-p至1.94 V p-p(标称值1.70 V p-p) ad6674-500 1.46 V p-p至2.06 V p-p(标称值2.06 V p-p) 95 dB通道隔离/串扰 幅度检测位支持实现高效自动增益控制(agc) 噪声整形再量化器(nsr)选项支持主接收机功能 可变动态范围(vdr)选项支持数字预失真(dpd)功能 每通道集成 2 个宽带数字处理器 12 位数控振荡器(nco),最多级联 4 个半带滤波器 差分时钟输入 整数时钟分频值:1、2、4或8 节能的关断模式 灵活的 jesd204b 通道配置 小信号扰动 | ||
AD6674-750 | Analog Devices Inc | 集成电路 数据采集 - 模数转换器 | jesd204b(子类1)编码串行数字输出 带内sfdr = 83 dbfs (340 mhz时,750 msps) 带内snr = 66.7 dbfs (340 mhz时,750 msps) 750 msps 时每通道总功耗:1.4 W(默认设置) 噪声密度 = -153 dbfs/Hz (750 msps) 1.25 V、2.5 V和3.3 V 直流电源供电 灵活的输入范围 ad6674-750和ad6674-1000 1.46 V p-p至1.94 V p-p(标称值1.70 V p-p) ad6674-500 1.46 V p-p至2.06 V p-p(标称值2.06 V p-p) 95 dB通道隔离/串扰 幅度检测位支持实现高效自动增益控制(agc) 噪声整形再量化器(nsr)选项支持主接收机功能 可变动态范围(vdr)选项支持数字预失真(dpd)功能 每通道集成 2 个宽带数字处理器 12 位数控振荡器(nco),最多级联 4 个半带滤波器 差分时钟输入 整数时钟分频值:1、2、4或8 节能的关断模式 灵活的 jesd204b 通道配置 小信号扰动 | ||
ADS6142-HT | Texas Instruments | 半导体 晶体管 | 最大采样率 无丢码的14位分辨率 用于信噪比(snr)/无杂散动态范围(sfdr)权衡 的3.5db粗调增益和最高6db可编程微调增益 并行cmos和双倍速率(ddr) lvds输出选项 支持正弦,低压coms(LVcoms),低电压正射极耦合逻辑(lvpecl),lvds时钟输入,和时钟振幅低至400mvpp 时钟占空比稳定器 支持外部基准的内部基准 无需为基准提供外部退偶装置 可编程输出时钟位置和数据捕捉的驱动强度 3.3V模拟和1数字电源 |