关键词enb
标准
为您共找出"40"个相关器件
图片 型号 厂商 标准 分类 描述
Image: MC10H188FN MC10H188FN ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buffer hex enbl N-inv 20plcc
Image: MC10H188FNG MC10H188FNG ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buffer hex enbl N-inv 20plcc
Image: MC10H188FNR2 MC10H188FNR2 ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buffer hex enbl N-inv 20plcc
Image: MC10H188L MC10H188L ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buffer hex enbl N-inv 16cdip
Image: MC10H188M MC10H188M ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buff hex enbl N-inv 16soeiaj
Image: MC10H188MEL MC10H188MEL ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buff hex enbl N-inv 16soeiaj
Image: MC10H188MELG MC10H188MELG ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buff hex enbl N-inv 16soeiaj
Image: MC10H188MG MC10H188MG ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buff hex enbl N-inv 16soeiaj
Image: MC10H188P MC10H188P ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buffer hex enbl N-inv 16dip
Image: MC10H188PG MC10H188PG ON Semiconductor 集成电路 逻辑 - 缓冲器,驱动器,接收器,收发器 IC buffer hex enbl N-inv 16dip
Image: 74LV377D-T 74LV377D-T NXP Semiconductors 半导体 集成电路(IC) 触发器 3.3V octal D W/enble
Image: 74LV377N 74LV377N NXP Semiconductors 半导体 触发器 3.3V octal D W/enble
Image: 74LV377PW 74LV377PW NXP Semiconductors 半导体 触发器 3.3V octal D W/enble
Image: 74LV377PW-T 74LV377PW-T NXP Semiconductors 半导体 集成电路(IC) 触发器 3.3V octal D W/enble
Image: 74LVC2G125DP-G 74LVC2G125DP-G NXP Semiconductors 半导体 逻辑集成电路 缓冲器和线路驱动器 3.3V 2 buf/LN dvr L out enbl3s
Image: 74HC2G126DP-G 74HC2G126DP-G NXP Semiconductors 半导体 逻辑集成电路 缓冲器和线路驱动器 5V 2 buf/LN drvr H out enbl 3S
Image: 74HC2G125DP-G 74HC2G125DP-G NXP Semiconductors 半导体 逻辑集成电路 缓冲器和线路驱动器 5V 2 buf/LN drvr L out enbl 3S
Image: 74LVC2G126DP-G 74LVC2G126DP-G NXP Semiconductors 半导体 逻辑集成电路 缓冲器和线路驱动器 3.3V 2 buf/LN dvr H out enbl3s
Image:         MC100EL38 MC100EL38 ON Semiconductor 集成电路 时钟/计时 - 专用 MC100el38 是一款低歪曲率 2 分频、4/6 分频时钟生成芯片进行分频,明确适用于低歪曲率时钟生成应用。内部分频器互相同步,因此公共输出边全部精确对齐。该器件可由差分或单端 ecl 驱动,如果使用正向电源,则由 Pecl 输入信号驱动。仅为此器件提供 vbb 引脚,即内部产生的供应电压。对于单端输入情况,未使用的差分输入将作为开关参考电压联接 vbbvbb 还可将 AC 耦合输入重偏置。使用时,通过 0.01 F 电容器对 vbbvcc 进行去耦合,并将源或汲电流限制为 0.5 mA。不使用时,vbb 应保持开路。公共启用 (enbar) 是同步的,因此内部分频器仅在内部时钟已在低电平状态时启用/禁用。这样会避免当设备启用/禁用时在内部时钟上产生短时钟脉冲,这种情况可能发生在异步控制中。内部矮脉冲可能导致内部分频器级之间的同步丢失。内部启用触发器在输入时钟的下降边进行计时,因此,所有相关规格限制都参考到时钟输入的负边。每当 2 分频 4/6 输出分频均从低电平转换为高电平时,phase_out 输出都将进入高电平一个时钟周期。此输出可实现系统内的时钟同步。启动时,内部触发器将达到随机状态;因此,对于使用多个 el38 的系统来说,必须断定主时钟重置 (MR) 输入以确保同步。对于仅使用一个 el38 的系统,不需要作为内部分频器设计运行的 MR 引脚将确保同步。
Image:          MC100EL38 MC100EL38 ON Semiconductor 集成电路 时钟/计时 - 专用 MC100el38 是一款低歪曲率 2 分频、4/6 分频时钟生成芯片进行分频,明确适用于低歪曲率时钟生成应用。内部分频器互相同步,因此公共输出边全部精确对齐。该器件可由差分或单端 ecl 驱动,如果使用正向电源,则由 Pecl 输入信号驱动。仅为此器件提供 vbb 引脚,即内部产生的供应电压。对于单端输入情况,未使用的差分输入将作为开关参考电压联接 vbbvbb 还可将 AC 耦合输入重偏置。使用时,通过 0.01 F 电容器对 vbbvcc 进行去耦合,并将源或汲电流限制为 0.5 mA。不使用时,vbb 应保持开路。公共启用 (enbar) 是同步的,因此内部分频器仅在内部时钟已在低电平状态时启用/禁用。这样会避免当设备启用/禁用时在内部时钟上产生短时钟脉冲,这种情况可能发生在异步控制中。内部矮脉冲可能导致内部分频器级之间的同步丢失。内部启用触发器在输入时钟的下降边进行计时,因此,所有相关规格限制都参考到时钟输入的负边。每当 2 分频 4/6 输出分频均从低电平转换为高电平时,phase_out 输出都将进入高电平一个时钟周期。此输出可实现系统内的时钟同步。启动时,内部触发器将达到随机状态;因此,对于使用多个 el38 的系统来说,必须断定主时钟重置 (MR) 输入以确保同步。对于仅使用一个 el38 的系统,不需要作为内部分频器设计运行的 MR 引脚将确保同步。